domingo, 29 de marzo de 2009

Clase De Electroacustica N°3

Clase N°3 de Electroacústica Por Tom Apkiewicz Profesor: Daniel Burín

La clase pasada quedo pendiente como ultima consigna modificar el circuito Flip Flop Reset Set “Nand” para que se comporte como Un FF RS “Nor”, cuyas tablas son las siguientes:

Tabla del Circuito FF RS Nand

R

S

Qn+1

Qn+1(Negado)

0

0

PROHIBIDO

PROHIBIDO

0

1

0

1

1

0

1

0

1

1

Qn+1

Qn+1(Negado)

Tabla Del Circuito FF RS Nor

R

S

Qn+1

Qn+1(Negado)

0

0

Qn+1

Qn+1(Negado)

0

1

0

1

1

0

1

0

1

1

PROHIBIDO

PROHIBIDO

Así que en el comienzo de la clase Daniel dibujó en el pizarrón el misterioso circuito:







La diferencia de este circuito con el circuito común FF RS Nand es que las entradas S y R están invertidas.

Luego, Nos entretuvimos haciendo un grafico de tiempo con los valores de R, S, Q y Q negado.









Como Ven, este circuito Responde a la Tabla del FF RS Nor.

Una vez que entendimos este circuito estuvimos preparados para que Daniel nos presente el nuevo circuito próximo a aprender, denominado Flip Flop RS Sincrónico, la diferencia con el circuito anterior se puede ver en el siguiente esquema del circuito:








Ahora el circuito en vez de tener un inversor en cada entrada tiene una compuerta Nand cuyas entradas están conectadas a través de un Clock (CK, un Reloj) cuyos valores varían entre Alto o Bajo a diferencia de R S y Q que varían entre 0 y 1.


Lo que nos va a permitir tener una entrada CK es Controlar que Q responda a R y S o no. Esto se lleva a cabo porque al conectar al tener esta conexión sucede lo siguiente:






Este es el comportamiento del Circuito FF RS Sincrónico representado en un grafico de tiempo y valores.






Por último vimos un circuito denominado Flip Flop JK Sincrónico Por Flancos. Este es su esquema:












Este circuito está hecho para que solo se efectúen cambios de Q en los flancos, es decir, en el momento en el que el valor de CK Volvió a ser Bajo, por eso solo se pueden efectuar cambios en un instante. Aquí el comportamiento del mismo en un grafico de Tiempo y Valores: (el flanco es el instante punteado)










A parte, Daniel nos pidió que busquemos informacion acerca de los circuitos FF T (toggle) y FF D (Data)

El flip-flop T es la versión de una entrada, del flip-flop JK. Como se muestra en la figura anterior, el flip-flop J se obtiene de un tipo JK a la cual se le unen las dos entradas. El nombre T se deriva de la habilidad del flip-flop de variar ("toggle") o cambiar estado. Independientemente del presente estado del flip-flop, este asume el estado de complemento cuando ocurre el pulso de reloj mientras que la entrada T esté en lógica 1. El símbolo, la tabla característica y la ecuación característica del flip-flop se muestran en la figura anterior.

Los flip-flops introducidos en esta sección son los de tipo mas común comercialmente. Los procedimientos de análisis y diseño desarrollados en este capitulo se aplican a cualquier flip-flops sincronizado una vez que se haya definido su tabla característica.

El FF es un dispositivo de almacenamiento temporal de dos estados (alto y bajo), cuya salida adquiere el valor de la entrada D cuando se activa la entrada de sincronismo, C. En función del modo de activación de dicha entrada de sincronismo, existen dos tipos de biestables D:

La ecuación característica del biestable D que describe su comportamiento es:

Q_{siguiente} = D\,

y su tabla de verdad:

D

Q

Qsiguiente

0

X

0

1

X

1

X=no importa

Esta báscula puede verse como una primitiva línea de retardo o una retención de orden cero (zero order hold en inglés), ya que los datos que se introducen, se obtienen en la salida un ciclo de reloj después. Esta característica es aprovechada para sintetizar funciones de procesamiento digital de señales (DSP en inglés) mediante la transformada en z.

Bibliografia : Wikipedia